# Memoria Práctica E1 Sintetizador Digital de Frecuencia: DDS

## Tabla de contenido

| Enunciado                                      | 3 |
|------------------------------------------------|---|
| Sección:1 Descripción del módulo               |   |
| Sección 2: Interfaz                            |   |
| Sección 3: Recursos Hardware                   | 5 |
| Sección 4: frecuencia de operación             | 7 |
| Sección 5: Verificación                        | 8 |
| Sección 6: Resolución de problemas encontrados | c |

#### Enunciado

El objetivo de esta práctica es el modelar con el lenguaje Verilog un sintetizador de frecuencias (DDS) parametrizable, que genere 3 formas de onda: sinusoidal, rampa y cuadrada. El modelo del DDS deberá ser sintetizable y podrá ser implementado en un dispositivo FPGA funcionando a una frecuencia de reloj mayor de 125 MHz.

Esquema de implementación del DDS:



Ilustración 1:Esquema de implementación del DDS

## Sección:1 Descripción del módulo

El módulo desarrollado se ha seccionado en distintas partes según su función de generación de una onda cuadrada (sqr\_wave), onda rampa (ramp\_wave), onda senoidal (sin wave) y salida de sincronización (val out).

En primer lugar, todas las señales generadas parten de la salida de un acumulador, por lo que este es el primer bloque desarrollado. A la entrada del acumulador llega P, de formato U[M,M], y su salida (acc out) respeta dicho formato.

Para la generación de la onda cuadrada, se utiliza el MSB de la salida del acumulador (acc\_out) y se registra con formato S[W,W-1]. Previo a su salida del bloque, se registra 3 veces adicionales dicha señal, respetando los pipelines, y no es necesario utilizar una memoria ROM tal y como se muestra en el esquema de la práctica.

Para la generación de la onda rampa, se utilizan W MSBs de la salida del acumulador (acc\_out) y se registra con formato S[W,W-1]. Previo a su salida del bloque, se ha registrado 3 veces adicionales dicha señal, respetando los pipelines.

Para la generación de la onda senoidal se parte de la salida del acumulador con formato U[M,M]. En primer lugar, se truncan los L MSBs. Por un lado, del resultado del truncado (wire\_a), los L-2 bits menos significativos se llevan a un bloque de preproceso que a su salida obtiene una señal triangular (wire\_b) que es la entrada del bus de direcciones de

la ROM. A la salida de esta, se obtiene una señal redondeada a partir de la triangular de la entrada. Por otro lado, los 2 MSBs se registran dos veces (respetando los pipelines) para llegar al bloque de postproceso junto a la salida de la ROM, donde se conforma finalmente la señal senoidal, de formato S[W,W-1].

Finalmente, para la señal de sincronización (val\_out), simplemente se registra la entrada (val\_in) 4 veces (respetando los pipelines).

## Sección 2: Interfaz

En la siguiente sección se define el interfaz, sus formatos y sus parámetros:

| Módulo DDs_test: PARÁMETROS |                                                           |  |  |  |
|-----------------------------|-----------------------------------------------------------|--|--|--|
| Nombre                      | Descripción                                               |  |  |  |
| M                           | Tamaño del acumulador                                     |  |  |  |
| L                           | Número de bits usados para truncar la fase del acumulador |  |  |  |
| W                           | Tamaño de los datos de salida                             |  |  |  |

| Módulo DDS_test: INTERFAZ |      |          |                                                   |  |  |  |  |  |
|---------------------------|------|----------|---------------------------------------------------|--|--|--|--|--|
| Nombre                    | Tipo | Formato  | Descripción                                       |  |  |  |  |  |
| clk                       | in   | bit      | Entrada de reloj                                  |  |  |  |  |  |
| rst_ac                    | in   | bit      | Rset síncrono del acumulador, activo a nivel alto |  |  |  |  |  |
| ena_ac                    | in   | bit      | Clock enable del acumulador, activo a nivel alto  |  |  |  |  |  |
| val_in                    | in   | bit      | Entrada de validación de la muestra de entrada    |  |  |  |  |  |
| Р                         | in   | U[M,M]   | Paso del acumulador                               |  |  |  |  |  |
| sin_wave                  | out  | S[W,W-1] | Señal senoidal de frecuencia fo=P·fclk/2^M        |  |  |  |  |  |
| sqr_wave                  | out  | S[W,W-1] | Señal cuadrada de frecuencia fo=P·fclk/2^M        |  |  |  |  |  |
| ramp_wave                 | out  | S[W,W-1] | Señal triangular de frecuencia fo=P·fclk/2^M      |  |  |  |  |  |
| val_out                   | out  | bit      | Señal de validación de la muestra de salida       |  |  |  |  |  |

## Sección 3: Recursos Hardware

#### Recursos totales utilizados (con wrap):



Ilustración 2: Sumario de sintesis del código Verilog con fichero Wrap

Les: 182

Mults: 0



M9K blocks: 14

#### Recursos totales utilizados (sin wrap):



Ilustración 3: Sumario de sintesis del código Verilog sin fichero Wrap

LEs: 121

Mults: 0

| Ana      | lysis & Synthesis RAM Summary                                                  |      |      |              |              |              |              |        |
|----------|--------------------------------------------------------------------------------|------|------|--------------|--------------|--------------|--------------|--------|
| <b>Q</b> | < <filter>&gt;</filter>                                                        |      |      |              |              |              |              |        |
|          | Name                                                                           | Туре | Mode | Port A Depth | Port A Width | Port B Depth | Port B Width | Size   |
| 1        | DDS_test:DDS1 rom_mem:m1 altsyncram:romtsyncram_ie61:auto_generated ALTSYNCRAM | AUTO | ROM  | 8192         | 14           |              |              | 114688 |

#### M9K blocks: 14

Netlist viewer del bloque implementado con el wrap:



Ilustración 4: Estructura RTL del bloque implementado



Ilustración 5: Estructura RTL del módulo DDS\_test

## Sección 4: frecuencia de operación

La frecuencia de operación obtenida es la siguiente:



Ilustración 6: Frecuencia máxima de operación en el dispositivo

Se observa se cumple con el criterio de frecuencia de operación ≥ 125 MHz.

El camino\_crítico es el que llega a la salida de la onda senoidal (sin\_wave) a través de la memoria ROM, puesto que la lectura de dicha ROM se estima que tiene el mayor retardo del bloque.

## Sección 5: Verificación

Ondas de salida con parámetros M=16, L=6, W=16:



Ilustración 7: Ejemplo ondas de salida 1

## Ondas de salida con parámetros M=27, L=15, W=14:



Ilustración 8: Ejemplo ondas de salida 2

En ambos casos puede observarse completa coincidencia con las formas de onda generadas a partir del banco de pruebas proporcionado.

## Sección 6: Resolución de problemas encontrados

En cuanto a los retardos producidos por el pipeline, se ha hecho uso de registros específicos para sincronizar las señales a lo largo del bloque. El número de registros correspondiente a cada bloque coincide con las líneas verticales rojas que se muestran en el esquema de implementación del DDS.

Por otro lado, una vez representadas las ondas en el testbench para corregir los errores en las no coincidencias entre gráficas, se han analizado las mismas para encontrar más fácilmente la causa de estas discrepancias y se han corregido en el código Verilog.